Por favor, use este identificador para citar o enlazar este ítem: http://repositorio.udec.cl/jspui/handle/11594/888
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.advisorFigueroa Toro, Miguel Ernesto; profesor guíaes
dc.contributor.authorHerrera Peña, Daniel Estebanes
dc.date.accessioned2014-03-27T11:18:32Z-
dc.date.accessioned2019-12-13T16:40:48Z-
dc.date.available2014-03-27T11:18:32Z-
dc.date.available2019-12-13T16:40:48Z-
dc.date.issued2008-
dc.identifier.other175780-
dc.identifier.urihttp://repositorio.udec.cl/jspui/handle/11594/888-
dc.descriptionMemoria de título (Ingeniero Civil Electrónico)es
dc.description2008es
dc.description.abstractLa implementacion de algoritmos de procesamiento adaptivo de señales y aprendizaje de máquina en VLSI análogo de señal mixta se dificulta por las características no ideales del hardware utilizando para diseñar las unidades funcionales de los algoritmos.Estas características incluyen: no linealidades variación de parámetros,fuga de carga y dependencias con la temperatura en el circuito.Dado que el proceso de diseño e implementación de circuitos VLSI es largo y costoso,es necesario disponer de una heramienta que permita la evaluación y emulación del desempeño del algoritmo implementado antes de pasar a la etapa de fabricación.Simuladores de circuitos como SPICE permiten evaluar algunos de estos factores,pero,debido al bajo novel al que estas herramientas simulan los circuitos,sus tiempos de ejecución son largos y prohíben la evaluación de sistemas de mediana y gran escala. En esta Memoria de Título, se realiza el estudio,evaluación y análisis general de un algoritmo de aprendizaje y procesamiento adaptivo de señales que presentan propiedades atractivas de aprebdizaje y procesamiento en VLSI.se describe la operación y las principales caracteristicas de algunas de las unidades ariméticas y procesamiento utilizadas en VLSI análogo y de señal-mixta. Se estudia una herramienta software existe que simula estos circuitos.Y se desarrolla una herramienta hardware en verilog HDL y matlab, que permite incorporar los efectos de hardware en la emulación de algoritmos, permitiendo la evolución y interacción de sistema de mediana y gran escala, facilitando el estudio de nuevas implementaciones y posibles mejoras en los circuitos para contrarestar los efectos no deseados del hardwarees
dc.language.isospaes
dc.publisherUniversidad de Concepción.es
dc.rightsCreative Commoms CC BY NC ND 4.0 internacional (Atribución-NoComercial-SinDerivadas 4.0 Internacional)-
dc.rights.urihttps://creativecommons.org/licenses/by-nc-nd/4.0/deed.es-
dc.subjectAlgoritmoses
dc.subjectCircuitos Electrónicoses
dc.subjectRedes Neuronales (Informática)es
dc.titleEmulador de circuitos adaptivos análogos sobre un FPGAes
dc.typeTesises
dc.description.facultadDepartamento de Ingeniería Eléctricaes
dc.description.departamentoDepartamento de Ingeniería Eléctrica.es
Aparece en las colecciones: Ingeniería Eléctrica - Tesis Pregrado

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
Tesis_Emulador_de_Circuitos_Adaptativos_Analogos_sobre_una_FPGA.pdf2,53 MBAdobe PDFVista previa
Visualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons