Please use this identifier to cite or link to this item: http://repositorio.udec.cl/jspui/handle/11594/3637
Title: Implementación en una FPGA de un separador de señales basado en el análisis de componentes independientes.
Authors: Figueroa Toro, Miguel Ernesto; supervisor de grado
Escalona Martínez, Ricardo Felipe
Keywords: Algoritmos;Circuitos Electrónicos;Estadística Matemática;Redes Neurales (Ciencia de la Computación).
Issue Date: 2008
Publisher: Universidad de Concepción.
Abstract: Actualmente existen algoritmos de separación de señales desarrollados a través del análisis de componentes independientes, que se aplican a diferentes áreas y a través de los cuales se obtienen resultados excelentes. La implementación de estos algoritmos se lleva a cabo a través de herramientas software que no permiten desarrollar de forma rápida la separación de las señales sensadas; un ejemplo de lo anterior, es la extracción de la señal del feto desde el electrocardiograma de la mujer embarazada, donde es necesario la obtención de la información, idealmente en tiempo real.
Description: Informe de memoria de título para optar al título de Ingeniero Civil Electrónico.
URI: http://repositorio.udec.cl/jspui/handle/11594/3637
metadata.dc.source.uri: https://go.openathens.net/redirector/udec.cl?url=http://tesisencap.udec.cl/concepcion/escalona_r
Appears in Collections:Ingeniería Eléctrica - Tesis Pregrado

Files in This Item:
File Description SizeFormat 
Implementación en una FPGA.pdf277,36 kBAdobe PDFThumbnail
View/Open


This item is licensed under a Creative Commons License Creative Commons