Implementación en una FPGA de un separador de señales basado en el análisis de componentes independientes.
dc.contributor.advisor | Figueroa Toro, Miguel Ernesto | es |
dc.contributor.author | Escalona Martínez, Ricardo Felipe | es |
dc.date.accessioned | 2021-01-06T18:52:47Z | |
dc.date.accessioned | 2024-05-17T13:49:00Z | |
dc.date.accessioned | 2024-08-28T18:51:19Z | |
dc.date.available | 2021-01-06T18:52:47Z | |
dc.date.available | 2024-05-17T13:49:00Z | |
dc.date.available | 2024-08-28T18:51:19Z | |
dc.date.issued | 2008 | |
dc.description | Tesis presentada para optar al título de Ingeniero Civil Eléctrico. | es |
dc.description.abstract | Actualmente existen algoritmos de separación de señales desarrollados a través del análisis de componentes independientes, que se aplican a diferentes áreas y a través de los cuales se obtienen resultados excelentes. La implementación de estos algoritmos se lleva a cabo a través de herramientas software que no permiten desarrollar de forma rápida la separación de las señales sensadas; un ejemplo de lo anterior, es la extracción de la señal del feto desde el electrocardiograma de la mujer embarazada, donde es necesario la obtención de la información, idealmente en tiempo real. | es |
dc.description.campus | Concepción | es |
dc.description.departamento | Departamento de Ingeniería Eléctrica | es |
dc.description.facultad | Facultad de Ingeniería | es |
dc.identifier.uri | https://repositorio.udec.cl/handle/11594/3637 | |
dc.language.iso | es | es |
dc.publisher | Universidad de Concepción | es |
dc.rights | CC BY-NC-ND 4.0 DEED Attribution-NonCommercial-NoDerivs 4.0 International | en |
dc.rights.uri | https://creativecommons.org/licenses/by-nc-nd/4.0/ | |
dc.source.uri | https://go.openathens.net/redirector/udec.cl?url=http://tesisencap.udec.cl/concepcion/escalona_r | |
dc.subject | Algoritmos | es |
dc.subject | Circuitos Electrónicos | es |
dc.subject | Estadística Matemática | es |
dc.subject | Redes Neurales (Ciencia de la Computación). | es |
dc.title | Implementación en una FPGA de un separador de señales basado en el análisis de componentes independientes. | es |
dc.type | Tesis | es |