Técnicas de mitigación de voltaje de modo común en topologías multinivel.

dc.contributor.advisorEspinoza Castro, José Rubénes
dc.contributor.authorBeltrán Chavez, Fernando Albertoes
dc.date.accessioned2026-03-09T19:45:22Z
dc.date.available2026-03-09T19:45:22Z
dc.date.issued2025
dc.descriptionTesis presentada para optar al título de Ingeniero/a Civil Eléctrico/a.es
dc.description.abstractLos inversores multinivel son ampliamente utilizados en aplicaciones industriales debido a su capacidad de generar señales de alta calidad y reducir el estrés en los dispositivos de conmutación. Sin embargo, cuando se utilizan esquemas tradicionales de modulación, pueden generar voltajes de modo común indeseados, lo que provoca desgaste en aislaciones y erosión eléctrica en los rodamientos de máquinas eléctricas, reduciendo su vida útil. Este trabajo analiza la aparición de voltajes de modo común en una topología multinivel basada en celdas de potencia, la cual ofrece varios grados de libertad y redundancias en los estados de conmutación, permitiendo eliminar de forma completa la aparición de voltajes de modo común mediante el uso de la transformada de Clarke y la combinatoria, a costa de tener voltajes de menor calidad a la salida del inversor. Este trabajo abarca tanto técnicas S.P.W.M. como S.V.P.W.M. adaptándolas a reducir o eliminar la aparición de voltajes de modo común. Los resultados muestran que se puede eliminar el voltaje de modo común con un impacto mínimo en la calidad de la forma de onda, manteniendo la simplicidad de implementación y el desempeño de las estrategias convencionales. Además, el método es escalable, lo que facilita su aplicación en inversores con un mayor número de celdas de potencia, convirtiéndolo en una solución viable para aplicaciones de alta demanda.es
dc.description.campusConcepciónes
dc.description.departamentoDepartamento de Ingeniería Eléctricaes
dc.description.facultadFacultad de Ingenieríaes
dc.description.sponsorshipANID, Proyecto ANID/FONDAP/SERC/1523A0006es
dc.description.sponsorshipANID, Proyecto ANID/RP22I40002es
dc.identifier.urihttps://repositorio.udec.cl/handle/11594/13727
dc.language.isoeses
dc.publisherUniversidad de Concepciónes
dc.rightsCC BY-NC-ND 4.0 DEED Attribution-NonCommercial-NoDerivs 4.0 Internationalen
dc.rights.urihttps://creativecommons.org/licenses/by-nc-nd/4.0/
dc.subjectInversores eléctricoses
dc.subjectElectrónica de potenciaes
dc.titleTécnicas de mitigación de voltaje de modo común en topologías multinivel.es
dc.typeThesisen

Files

Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
beltran_c_f_2025_INGEL.pdf
Size:
12.66 MB
Format:
Adobe Portable Document Format
License bundle
Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description:

Collections